<strike id="d1fhj"></strike>
<strike id="d1fhj"><dl id="d1fhj"></dl></strike>
<strike id="d1fhj"><dl id="d1fhj"><del id="d1fhj"></del></dl></strike><strike id="d1fhj"><dl id="d1fhj"></dl></strike>
<span id="d1fhj"></span>
<strike id="d1fhj"><dl id="d1fhj"></dl></strike>

產品中心

最新新聞

聯系我們

DVCC-E215 CycloneIII 系列 級實驗開發平臺

  • 所屬分類: EDA、SOPC實驗設計系統

  • 點擊次數:
  • 發布日期:2018-07-02 13:51:56
  • 產品詳情

  DVCC-E215 CycloneIII 級實驗開發平臺是一款基于Altera公司CycloneIII 系列 FPGA的 端實驗開發平臺。獨有的GUI人機操作界面、采用系統底板+核心板+2塊擴展板的靈活設計,并配備有20多種傳感器和擴展模塊供選擇。


一、開發平臺特性  
1、GUI軟件操作界面 
    獨家采用GUI人機操作界面,開機可顯示溫度、時間和設備信息等。整合
開發平臺上的硬件資源,點擊子菜單中相關實驗,液晶屏可與開發平臺同步運行,提 學生動手興趣和積極性,通過對設備各模塊的檢測和實驗的演示,方便老師培訓和設備檢修。



2、模塊化的靈活設計 
  開發平臺采用系統底板+核心板+擴展板的設計方法,通過選擇不同的核心
  板和擴展板構成不同功能的開發平臺。能限度的滿足用戶的性能需求。模塊化的設計能使用戶對系統設計有清晰的認識。


二、開發平臺硬件資源 
1、核心板硬件資源
 
1)采用阻抗控制的 12 層 精度PCB 板,確保板上信號頻率至少 200MHz;
2)采用Cyclone III EP3C40F780C8(可選CycloneIII EP3C80、EP3C120,可選C7 C6速度等級);
3)配置器件EPCS16,結合千兆網絡支持特有的遠程系統升級功能(Remote Systemn Upgrade);
4)標配64M DDR2內存, 運行頻率166.667MHZ(選C6速度等級為200MHZ);
5)1MB(256K×32)SRAM ;
6)8MB NOR Flash ROM;
7)64MB NAND Flash ROM;
8)板載USB-Blaster Rev.C;
9)Mini USB2.0設備接口;
10)RS232標準串口;
11) 速SD卡接口;
12)板載50MHz系統時鐘;
13)4個用戶自定義LED;
14)4個用戶自定義按鍵;
15)1個七段靜態碼管;
16)1個復位按鍵;
17)1個擴展接口;
18)AS編程接口和JTAG調試接口;
2、系統底板硬件資源 
1)支持CycloneII、CycloneIII系列核心板;
2)800×600超大分辨率真彩色液晶顯示屏和4線電阻觸摸屏;
3)1個4相步進電機;
4)1個速度可調、可測直流電機;
5)1個標準串行接口;
6)2個PS2接口;
7)1個USB Device設備接口;
8)1個USB Host主機接口;
9)1個以太網卡接口;
10)1個16×16點陣;
11)個4×4鍵盤陣列;
12)8位動態七段碼管顯示;
13)12個用戶自定義LED;
14)12個用戶自定義開關輸入;
15)12個用戶自定義按鍵輸入;
16)1個SD卡接口;
17)板載液晶驅動模塊;
18)觸摸屏控制器;
19)2個擴展接口;
20)1個數字時鐘源,提供等多個時鐘;
21)音頻Codec:1個音源輸入口,1個Mic輸入口,1個音源輸出口和1個耳機接口;
22)1個模擬信號源,提供頻率、幅度可調的正弦波、方波、三角波和鋸齒波
3、擴展接口板1硬件資源(標配):
 
1)10位雙通道并行AD模塊采樣頻率20MSPS;
2)10位雙通道并行DA模塊采樣頻率40MSPS;
3)12位 速串行DA模塊采樣頻率30MSPS;
4)12位 速串行DA模塊;
5)1個視頻編、解碼模塊;
6)1個真彩VGA模塊;
7)1個紅外接收發送模塊;
8)1個實時時鐘RTC模塊;
9)1個IICEEPROM模塊;
10)1個數字溫度傳感器模塊;
11)1個 速擴展模塊;
12)6個 速信號測量通道


三、示例實驗 
1、EDA實驗與電子設計競賽實驗內容
1)簡單的QUARTUSII實例設計
2)可控脈沖發生器的設計
3)基于VHDL格雷碼編碼器的設計
4)基本觸發器的設計
5)含異步清零和同步使能的加法計數器
6)矩陣鍵盤顯示電路的設計
7)八位七段數碼管動態顯示電路的設計
8)16*16點陣顯示實驗
9)數控分頻器的設計
10)直流電機的測速實驗
11)圖形和VHDL混合輸入的電路設計
12)步進電機驅動控制
13)步長可變的加減計數器的設計
14)PS2接口鍵盤顯示實驗
15)四位并行乘法器的設計
16)VGA彩條信號發生器的設計
17)設計四位全加器
18)用VHDL設計七人表決器
19)用VHDL設計四人搶答器
20)序列檢測器的設計
21)正負脈寬調制信號發生器設計
22)偽隨機數發生器的設計
23)數字頻率計的設計
24)八位數據鎖存器的設計
25)多功能數字鐘的設計
26) 優先編碼器的設計
27)數字秒表的設計
28)解復用器的設計
29)出租車計費器的設計
30)帶同步復位的狀態機的設計 
31)基于VHDL數碼鎖的設計
32)嵌入式邏輯分析儀的使用
33)PS2鼠標編碼設計
34)SPI串口內核的實現
35)SPI串行AD/DA轉換器的設計                          
36)DDS信號發生器的設計


2、NIOSII32位處理器示例實驗 
1)簡單NIOSII系統設計
2)建立帶外部SRAM的NIOSII系統設計
3)Nor Flash編程實驗
4)PIO外部中斷按鍵開關實驗 
5)PIO輸入-開關信號的讀取實驗
6)基于Timer IP核的定時器的設計
7)矩陣鍵盤與數碼管顯示實驗
8) 速AD和 速DA實驗
9)UART串口通迅實驗
10)基于IIC的EEPROM讀寫實驗
11)1-WIRE數字溫度計的設計
12)串行AD/DA轉換實驗
13)Nand flash讀寫操作實驗
14)彩色LCD液晶顯示實驗
15)觸摸屏控制實驗
16)RTC實時時鐘實驗
17)讀SD卡實驗
18)音頻Code實驗
19)USB枚舉實驗
20)USB枚舉實驗
21)PS/2鍵盤顯示實驗
22)PS/2鼠標控制實驗
23)IRDA紅外通信實驗
24)VIDEO視頻實驗


  3、DSP Builder  設計應用示例實驗 
1、從DSP Builder到HDL——基于DSP Builder的信號發生器
2、從DSP Builder到SOPC Builder——軟件控制的Chirp信號發生器
3、IP核在DSP Builder下的使用——以FFT核為例


  4、綜合開發實驗

1、網絡WEB控制實驗
2、點陣顯示屏的設計
3、USB2.0通信實驗(含上位機的設計)
4、DDRII RAM讀寫實驗
5、直流電機閉環調速的設計
6、USB接口文本閱讀器的設計
7、簡易數字示波器設計
8、簡易頻譜分析儀設計
9、基于UART串口通信液晶顯示實驗
10、基于UART串口通信BMP顯示實驗
11、FAT32文件系統讀SD卡實驗
12、FAT32文件系統寫SD卡實驗
13、FAT32文件系統讀寫實驗-拼音輸入法的設計
14、彩色液晶原理與繪圖應用實驗
15、基于NIOSII貪食蛇游戲設計實驗
16、基于NIOSII計算器設計實驗
17、在niosII上運行uC/OS系統
18、在niosII上運行uClinux系統
19、基于MP3媒體播放器的設計(MP3擴展板)
20、基于RFID無線射頻設計(RFID擴展板)
21、Zigbee無線傳感網絡的設計(Zigbee板)


?
在線客服
分享 一鍵分享
tobu中国日本在线观看 Powered by CmsEasy